автореферат диссертации по информатике, вычислительной технике и управлению, 05.13.13, диссертация на тему:Исследование функционирования и оценка структур устройств управления внешними запоминающими устройствами

кандидата технических наук
Суровягина, Людмила Александровна
город
Ленинград
год
1984
специальность ВАК РФ
05.13.13
цена
450 рублей
Диссертация по информатике, вычислительной технике и управлению на тему «Исследование функционирования и оценка структур устройств управления внешними запоминающими устройствами»

Оглавление автор диссертации — кандидата технических наук Суровягина, Людмила Александровна

ВВЕДЕНИЕ

ГЛАВА I. ХАРАКТЕРИСТИКИ И ПАРАМЕТРЫ УСТРОЙСТВ УПРАВЛЕНИЯ ВНЖНШИ 3АПОМИШШЦИШ УСТРОЙСТВАМИ (УУ ВЗУ)

1.1 УУ ВЗУ в иерархии средств ввода-вывода

1.2 Обзор и классификация

1.3 Структуры

1.4 Модель

1.5 Параметры и критерии сравнения

1.6 Выводы

ГЛАВА 2. ФУНКЦИОНАЛЬНАЯ ОРГАНИЗАЦИЯ УУ ВЗУ

2.1 Выбор языка описания

2.2 Способы получения диаграмм состояний

2.3 Автоматная интерпретация функций УУ ВЗУ

2.3.1 Модель интерфейсного блока I

2.3.2 Модель интерфейсного блока

2.3.3 Модель приборного блока

2.4 Анализ свойств функций устройств управления

2.5 Разработка алгоритма функционирования УУ ВЗУ

2.5.1 Описание функционирования интерфейсных блоков

2.5.2 Описание функционирования приборного блока

2.5.3 Построение объединенного алгоритма УУ ВЗУ

2.6 Способ перехода от диаграмм состояний к схемам алгоритма

2.7 Выводы

ГЛАВА 3. СТРУКТУРНАЯ ОРГАНИЗАЦИЯ И ПРО ЖТИЮ В АНИ Е УУ ВЗУ

3.1 Выбор элементной базы для реализации УУ ВЗУ

3.2 Реализация УУ ВЗУ на МПК

3.2.1 Структура на МПК УУ

3.2.2 Определение границы между алпаратно и программно реализуемыми частями УУ НМЛ

3.3 Возможности реализации УУ ВЗУ на ПЛМ и элементах памяти

3.4 Возможности использования ПЖ для реализации УУ ВЗУ

3.5 Возможности реализации УУ ВЗУ на структуре типа ПЛМ-МОК

3.6 Реализация УУ ВЗУ на специализированных ИС

3.6.1 Модуль I типа

3.6.2 Модуль II типа

3.6.3 Модуль III типа

3.6.4 Структура УУ на модулях I типа

3.6.5 Структура УУ на модулях II типа

3.6.6 Структура УУ на модулях III типа

3.7 Оценка эффективности реализации УУ на модулях

3.8 Сравнительный анализ вариантов реализации УУ ВЗУ

3.9 Оценка необходимого объема пнмяти

3.10 Основы методики проектирования УУ ВЗУ

Введение 1984 год, диссертация по информатике, вычислительной технике и управлению, Суровягина, Людмила Александровна

В "Основных направлениях экономического и социального развития СССР на 1981-1985 годы и на период до 1990 года" перед приборостроением поставлены задачи ускорения и разработки новых высокоэффективных периферийных устройств ЭВМ, резкого увеличения номенклатуры и объемов их производства, широкого использования достижений микроэлектроники, повышения степени унификации конструктивно-элементной базы, широкого внедрения новых высокоэкономич ных узлов и БИС частного применения, последовательного уменьшения потребляемой мощности и габаритных размеров.

В свете этих задач возникает необходимость разработки широкой номенклатуры внешних запоминающих устройств (ВЗУ) и устройств управления (УУ) к ним, от которых в большой степени зависит производительность и эффективность ЭВМ в целом.

По этой причине основное внимание в работе сосредоточено на 77 ВЗУ, хотя основные положения работы могут быть перенесены на УУ другими типами внешних устройств.

Внешняя память является элементом системы ввода-вывода (СВВ), объединяющей каналы или процессоры ввода-вывода, устройства управления внешними устройствами (УУ ВУ), внешние устройства (ВУ). Структура сопряжения ВУ с центральным процессором (ЦП) в ЭВМ третьего поколения представлена на рис. В.1. Аналогичным образом осуществляется сопряжение ВЗУ с ЭВМ, имеющими единый интерфейс. В этом случае 77 ВЗУ подключаются непосредственно к шине интерфейса, и 77 выполняет дополнительно и канальные функции (адресацию данных, подсчет количества переданных единиц информации, сборку-разборку слов и т.д.).

К 77 ВЗУ предъявляются весьма жесткие требования по времени реализации операции управления и передачи информации.

Функции УУ определяются тремя компонентами, связанными с рассмотренной структурой (рис. В.1):

1. составом цепей и алгоритмом передачи данных между УУ и ЭВМ (каналом ввода-вывода или интерфейсом ЭВМ);

2. составом цепей и алгоритмом передачи данных между УУ и ВЗУ (интерфейсом ВУ);

3. составом операций, реализуемых УУ для обслуживания ВЗУ.

По количеству типов УУ ВЗУ отличаются большим разнообразием, поскольку существует много типов ВЗУ и ЭВМ с различными интерфейсами. В связи с постоянным совершенствованием внешних запоминающих устройств, расширением их номенклатуры, а также в связи с интенсивным развитием элементной базы ведется разработка новых УУ. Существующие УУ ВЗУ были спроектированы в сжатые сроки, опираясь на опыт и интуицию разработчиков. В настоящих условиях необходимо разрабатывать формальные методы синтеза подобных устройств, что позволяет повысить качество проекта, улучшить характеристики УУ, сократить сроки и затраты на проектирование, а также создаст основу для реализации этих методов на ЭВМ. Наличие формализованного описания функций объекта проектирования облегчает переход к реализации устройства на различной элементной базе.

Для УУ ВЗУ требуется разработка эффективных глетодов их проектирования, включающие в себя последние достижения теории синтеза цифровых устройств (автоматов) и ориентированных на использование современной элементной базы цифровой вычислительной техники, в первую очередь, схам со средней и большой степенью интеграции. Одним из возможных путей является формализация этапа логического проектирования, на котором наиболее полно учитываются возможности элементной базы. При формализации логического проектирования вычислительных устройств получили распространение методы теории асинхрон

Рис. В.1

Структура сопряжения УУВЗУ ных конечных автоматов (труды В.М.Глушкова, А.Д.Закревского, В.Г.Лазарева, Д.А.Поспелова, С.И.Баранова, Э.Я. Яку бай тис а и многих других/^19,26,и2,НЬ] . Однако, практическое применение универсальных методов синтеза асинхронных автоматов для разработки управляющих устройств наталкивается на ряд трудностей. Обусловлены эти трудности относительно большой размерностью задач и необходимостью одновременной работы отдельных функциональных блоков УУ.

В плане преодоления отмеченных трудностей в работе уделяется заметное внимание способам описания функции УУ ВЗУ. Предлагаемые в работе методы определения функций ориентированы на УУ высокоскоростными ВУ, но могут использоваться и для УУ низко скоростными ВУ.

В настоящее время мэжно выделить два основных способа реализации УУ: программный способ на основе использования микропроцессоров структурный (аппаратный) способ на интегральных микросхемах^-ЩРеализация на ИС имеет место во многих серийно выпускаемых ТУ ня-иб] , но требует значительного числа микросхем. Применение микропроцессоров позволяет снизить число микросхем, но вместе с тем идеология микропроцессоров, основанная на замене аппаратных способов реализации операций програшлными, препятствует обеспечению высоких скоростей обработки информации.

В дальнейшем мы будем ориентироваться на ИС средней и большой степени интеграции и специализированные ИС, что обеспечивает возможность создания широкой номенклатуры УУ ВБУ.

Предметом исследования в данной работе являются УУ ВЗУ, способы задания их функций и способы реализации УУ ВБУ средствами интегральной схемотехники.

Целью работы является исследование функциональных свойств УУ ВЗУ и исследование способов их построения на основе современных комплектов ИС общего применения и специализированных ИС. для достижения этой цели исследуется функционирование существующих УУ ВЗУ, строится функциональная модель типового УУ, оцениваются по критерию относительной стоимости варианты структур УУ на новейших элементах и формулируются рекомендации по разработке новых УУ ВЗУ. Метод исследования основан на теории вычислительных систем и опирается на использование аппарата теории множеств, теории булевых функций. В работе используются алгоритмические и автоматные языки для описания функций управляющих устройств и управляющих автоматов.

На защиту выносятся следряцие основные положения.

1. Описание функций типового УУ НМЛ в форме диаграмм состояний и результаты исследования свойств функции.

2. Способы перехода к диаграммам состояний от временных диаграмм и принципиальных схем.

3. Способ перехода к описанию устройства в виде схем алгоритмав от исходного описания в форме диаграмм состояний.

4. Способ построения алгоритма функционирования путем объединения алгоритмов функционирования отдельных функциональных блоков на основе информационных связей между фрагментами операторов отдельных алгоритмов.

5. Специализированные БИС трех типов, разработанные с учетом списка операций, реализуемых УУ ВЗУ.

6. Схемные варианты реализации УУ ВЗУ на ПЛМ, ПЛК, ПЛМ-МЕК, специализированных БИС трех типов.

7. Результаты сравнения схемных вариантов реализации УУ ВЗУ на основании критерия относительной стоимости и рекомендации по использованию вариантов.

Автор выражает глубокую благодарность доценту кафедры ВТ ЛЭТИ игл. В.И.Ульянова (Ленина) Тимофееву Александру Орестовичу за постоянную поддержку и помощь, оказанную при написании работы.

Заключение диссертация на тему "Исследование функционирования и оценка структур устройств управления внешними запоминающими устройствами"

Результаты работы докладывались на девяти семинарах и конференциях, по материалам диссертационной работы опубликованы следую-цие печатные работы:

1. Атанасов Д.Х., Балашов Е.П., Суровягина Л.А. Влияние длины шформационных блоков на время обмена информацией между процессором I внешним запоминающим устройством. - Известия ВУЗов. Приборостроение, том 8, 1975, с.61 - 65.

2. Суровягина Л.А. Формальное описание модуля процессора с регулярной структурой. - В сб.: "Проектирование средств ВТ на основе ЗИС" под ред. Е.П.Балашова, Л., 1976, ДЩШ1, с.39 - 40.

3. Нестерук В.Ф., Суровягина Л.А. 0 реализации управления ввоза-вывода на основе МРВС.- Тез. докл. НЭИС, Новосибирск, Г976.

4. Суровягина Л.А. Об организации взаимодействия интерфейса ввода-вывода с устройством управления накопителями на подвижном -юсителе.- Тез. докл. НЭИС, Новосибирск, 1976.

5. Тимофеев А.О., Суровягина Л.А. К выбору языка для формального описания модуля процессора с регулярной структурой. В сб.: "Однородные вычислительные и интегрирующие структуры". Выпуск IX. Таганрог, IS78, с.74 - 77.

6. Суровягина JI.A. Многофункциональная БИС для управления периферийным оборудованием.- Тез. докл. "Автоматизация проектирования средств ВТ и перспективы применения микропроцессоров", Шнек, 1978, с.59- 60.

7. Суровягина Л.А., Тимофеев А.О. Проектирование устройства управления накопителями на модулях многофункциональной регулярной вычислительной системы. - Известия ЛЭТИ, Выпуск 258, Л., 1979, с.18- 24.

8. Суровягина Л.А., Тимофеев А.О. Формализованное описание устройства управления внешними запоминающими устройствами. - Тюмень, Тюменский индустриальный институт, 1983. - с.63. (Рукопись деп. в ЦНИИТЭИ приборостроения В. 2301пр-Д83 от 15.12.83 г.).

Библиография Суровягина, Людмила Александровна, диссертация по теме Телекоммуникационные системы и компьютерные сети

1. Агасова С.М., Бандман 0.J1. Матричный метод синтеза комбинационных схем и логических преобразователей конечных автоматов. Известия АН СССР, Техническая кибернетика, & 6, IS75. с.99-106.

2. Алексеев Ю.Ю., Мячев A.A. Периферийные устройства СМ ЭВМ. ТС-2, вып. I, М., 1980.

3. Анисимов Б.В., Горнец H.H. Системы ввода-вывода ЦВМ. М.: Машиностроение, 1977. 112 с.

4. Архитектура М-6000. Описание НИИ УВМ. Северодонецк, 1972.- 60 с.

5. АСВТ-М. Сопряжение типа 2К, стандарт СТП дВ0.137.009. Северодонецк, 1971.

6. Атанасов Д.Х. Разработка методики проектирования накопителей на магнитной ленте.- Диссертация к.т.н., JI., 1974.

7. Базен Ю.Р. Архитектура подсистем ввода-вывода, ТИИЗР J." 6, 197.6. с.47-57.

8. Байцер Б. Архитектура вычислительных комплексов.- М.: Мир, 1974. В 2-х т.: Т. I 498 с*, т. 2 - 566 с.

9. Балашов Е.П., Смолов В.Б., Петров Г.И., Пузанков Д.В. Многофункциональные регулярные вычислительные структуры.- М.: Сов. радио, 1978 288 с.

10. Балашов Е.П., Пузанков Д.В. Микропроцессоры и микропроцессорные системы,- М.: Радио и связь, 1981. 325 с.

11. Баранов С.И. Синтез микропрэграммных автоматов.- JI.: Энергия, 1979. 231 с.

12. Баранов С.И., Синев В.Н. Автоматы и программируемые матрицы. Минск: Высшая школа, 1980. - 136 с.

13. Барашенков В.В. Анализ и преобразование операторных схем алгоритмов. -Л. ЛЭТИ, IS7S. 103 с.

14. Бауманы В., Куртц П., Науманн Г. Стандартные интерфейсы для цифровых измерительных систем. М.: Мир, 1972. - 123 с.

15. Букреев И.Н., Мансуров Б.М., Горячев В.И. Микроэлектронные схемы цифровых устройств. М.: Сов. радио, IS75. - 368 с.16. bunouqfis

16. В7700: архитектура системы и средства обеспечения ее надежности. Экспресс-информация, серия ВТ, Г? 43, 1975. с.14-20.

17. Гарроу, Джонсон, Мерц. Суперкомпонент-компыотер на одной плате с программируемыми интерфейсами ввода-вывода. Электроника,3, 1976. с.24-34.

18. Глушков В.М., Капитонова Ю.В., Летичевский A.A. Автоматизация проектирования вычислительных машин. Киев: Наукова Думка, 1975. - 231 с.1.. Глушков В.М. Синтез цифровых автоматов. М.: Физматгиз, IS62. - 476 с.

19. Глазов Г.Я., др. Запоминающие устройства на магнитных дисках. ТС-2, вып.4. М., 1980. 45 с.2Г. Голышев Л.К. Структурная теория цифровых машин. М.: Энергия, 1971. - 391 с.

20. Горбацевич С.Л., Новиков В.А., Сущенко К.В. Основные принципы работы УУ ЕС-5566 для НВД емкостью 100 Мбайт. Вопросы радиоэлектроники, серия ЭВТ, № 5, 1980. с.12-17.

21. ГрюненбергерСтруктурная организация и проектирование контроллеров внешних запоминающих устройств микро-ЭВМ. Диссертация л., ЛЭТИ, 1981.

22. Дроздов Е.А., Комарницкий В.А,, Пятибратов А.П. Электронные вычислительные машины единой серии. М.: Машиностроение, 1976.- 672 с.

23. Евреинов Э.В., Косарев Ю.Т. Однородные вычислительные системы высокой производительности. Новосибирск: Наука, IS66.

24. Евреинов S.S., Пранишшили й.В. Цифровые автоматы с настраиваемой структурой. М.: Энергия, IS74. - 240 с.

25. Ермолаев Б.И., Гринкевич В.А. Развитие элементной базы ЕС ЭВМ. Вопросы радиоэлектроники, серия ЭВТ, 13 3, IS80. С.39-34.

26. Ершов А.П. Введение в теоретическое программирование. -М.: Наука, Г977. 286 с.

27. Зайденберг В.К., Матвеенко A.A., Тароватова Е.В. Обзор зарубежной ВТ по состоянию на 1974, 1975, 1976, 1977 гг. М.: Издательство ИГМ ВТ АН СССР.

28. Закревский А.Д. Матричный аппарат логического анализа и синтеза дискретных устройств на НЕМ. ДАН БССР, ТШ, ii, 1977.

29. Закревский А.Д., др. Синтез синхронных автоматов на ЭЕЛ. -Минск: Наука и техника, 1975.

30. Захаров В.М., Поспелов Д.А., Хазацкий В.Е. Системы управления. Задание. Проектирование. Реализация. М.: Энергия, 1972.- 344 с.

31. Иловайский И.В., Сидристый Б.А. Основы теории проектирования цифровых машин и систем. Новосибирск: Наука, 1976. - 127 с.

32. Каган Б.М., Каневский М.М. Цифровые вычислительные машины и системы. М.: Энергия, 1973. - 679 с.

33. Катцан Т. Вычислительные машины системы. М.: Мир, 1974.- 509 с.

34. Ковбас В.В., др. Внешняя память большой емкости с последовательным доступом в АСУ. Приборы и сисе теш. управления, Л 6, 1981.- с.1-3.

35. Королев JI.H. Структуры ЭВМ и их математическое обеспечение. М.: Наука, 1974. - 255 с.

36. Клингман Э. Проектирование микропроцессорных систем. М.: Мир, 1980. - 575 с.

37. Контроллер, управляющий девятыэ приводами дисковых ЗУ. Электроника J& 10, 1970.

38. Контроллер для НМЛ и жестких магнитных дисков. Электроника Ki 16, I960, с. 88-89.

39. Коп. X. Процессор ввода-вывода, выполняющий функции контроллера накопителя на жестких магнитных дисках. Электроника, JS 25, 1980. с.58-66.

40. Крысь A.M., Мещеряков Ю.С., Шумилов П.А. Проектирование специализированных БИС на базе биполярных НМД. Л., 1981.

41. Лазарев В.Г., Пикль Е.И. Синтез управляющих автоматов. -М.: Энергия, 1978. 408 с.

42. Лебосс Б. Контроллер для накопителей на гибких и несъемных дисках. Электроника, № 10, 1980. с.109-110.

43. Лопатин В.И., Резник Ю.0. Стандартный интерфейс для измерительно-вычислительных систем. 3 ару беленая радиоэлектроника,1. В 4, 1979. с.3-31.

44. Майоров С.А., Новиков Г.И. Структура электронных вычислительных машин. Л.: Машиностроение, 1979. - 384 с.

45. Майоров С.А., Новиков Г.И. Принципы организации цифровых машин. Л.: Машиностроение, 1974. - 431 с.

46. Макурочкин В.Г., др. 0 некоторых направлениях развития внешней памяти ЭВМ. Вопросы радиоэлектроники, серия ЭВТ, 5, 1982. с.3-10.

47. Макурочкин В.Г. К вопросу о производительности внешней памяти ЭВМ. Вопросы радиоэлектроники, серш ЭВТ, В 7, 1981. с.47-54.

48. Макурочкин В.Г. ВЗУ ЕС ЭВМ и перспективы их развития. Вопросы радиоэлектроники, JS 5, 1981. с.61-70.

49. Массовые ЗУ ВМ 3850 накопителей на магнитных дисках. Экспресс-информация, серия ВТ, Ji? 6, 1976. с.14-20.

50. Мелихов А.Н. Ориентированные графы и конечные автоматы. -М.: Наука, 1974. 416 с.

51. Мельников Е.М., Рубанов В.О. Архитектура современных ЭВМ. Обзор. М., Г974.

52. Михальский А. Исследование интерфейсов и .их влияние на процесс проектирования устройств первичной обработки данных. Л.: ЛЭТИД'978. Диссертация к.т.н.

53. Микропроцессорный комплект БИС ТТЛ с диодами Шотки. Серия К589. Справочные данные. 1977.

54. Многоканальный контроллер прямого доступа к памяти. -Экспресс-информация, серия ВТ, 7, 1979. с.1-3.

55. Морган Б., Лоринг с. Контроллер НГЭД с автоматической настройкой на формат данных и тип накопителя. Электроника, 13 19, Г980. с.62-69.

56. Мультипроцессорные системы и параллельные вычисления. /Под ред. ЭНСлоу Ф.Г. М.: Мир, 1976. - 383 с.

57. Наиболее употребительные ПУ малых ЭВМ. Экспресс-информация серия ВТ, $ 35, 1975. с.26-30.

58. Ковлан Н., Дэрхем С. Логические матрицы, программируемые заказчиком вместо произвольной логики. Электроника, Л5 14, 1979. с. 24-3 2.

59. Кавлан Н., Дэрхем С. От таблиц истинности к действующим системам. Электроника, 15, 1979. с.58-60.

60. Новиков В.А., Сутценко К.В. Структура и принципы работы

61. УУ Ж} 5566 для накопителей на СЩ емкостью 100 Мбайт типа ЕС 5066. -Вопросы радиоэлектроники, серия ЭВТ, В I, 1980. с.143-1'51.

62. Отраслевой стандарт ЕС ЭВМ. Интерфейс ввода-вывода. Структура и состав. Требования к функциональным характеристикам. ОСТ Ц50<000.020 НИЦЭВТ, 1969. 114 с.

63. ОСТ 4аШ0.304.004. М.: КВДЭВТ, 1976.

64. Отчет по НИР "Исследование принципов построения и технической реализации средств ВТ на основе шогофункциональных регулярныхвычислительных структур". -Л. гос. регистрации 740520II.Б622243, 33 окт. 7, 1976.

65. Отчет, по НИР "Исследование принципов построения и технической реализации средств ВТ на многофункциональных регулярных вычислительных структурах". Л., й гос. регистрации 74048132.Б61265,15 окт. 6.

66. Поспелов Д.А. Логические методы анализа и синтеза схем.- М., Энергия, 1968. 328 с.

67. Поспелов Д.А. Введение в теорию вычислительных систем. М; Зов. радио, 1972. - 280 с.

68. Пржишшовский В.В. Сравнительная оценка ЭВМ общего назначения по критерию стоимость/производительность. Вопросы радиоэлектроники, серия ЭВТ, I, 1981.

69. Прниялковский В.В. Состояние и перспективы развития ЕС ЭВМ.- Вопросы радиоэлектроники, серия ЭВТ, Д5, 1981. с. 3-10.

70. Райли. Периферийные устройства вычислительных машин. Электроника, Л 16, 1972. с.

71. Риндер Р. Организация работы устройств ввода-вывода в вычи-злительных системах с малыми ЦВМ. Экспресс-информация, серия ВТ,30, 1970. с. 1-7.75. Системы 1106. Цифры и Факты.

72. Система документации ВО ЭВМ. /Под редакцией Ларионова А.М. М.: Статистика, 1975. - 328. с.

73. Системы передачи данных и сети ЭВМ. М.: Мир, 1974.

74. Соучек Б. Мини-ЭВМ в системах обработки информации. М.: Лир, IS76. - 427 с.

75. Сопряжение типа 2К. Стандарт СТП.дВ0.137.009. Северодонецк,974.

76. Спирков A.B., Тележенко В.М., Подгорный A.A., АлсТшщев A.A. Внешняя память с произвольным доступом в АСУ. Приборы и системы травления, $ 6, 1981. с. 3-5.

77. Специализированные ЦВМ. /Под ред. Смолова В.Б. М.: Высшая

78. Спэт Б., Райсл Л. Программируемый комбинированный контролер-адаптер для внешних ЗУ. Электроника, JS 14, 1980.

79. Смолов В.Б., Шмидт В.К. Внешние устройства Эвм. Учебное подобие, часть I. Л., 1976. - 54 с.

80. Стандарт предприятия АСВТ-М. Интерфейсы 2КС, 2ТС, 2ГБ, 2ТР СТП.дВО.137.012. Северодонецк, 1975.

81. Суровягина Л.А. Формальное описание модуля процессора с регулярном структурой. В сб.: "Проектирование средств ВТ на основе ЗИС". /Под ред. Балашова Е.П., - Л., ЛДНТП, 1976. с. 39-40.

82. Суровягина Л.А. Об организации взаимодействия интерфейса :вода- вывода с устройством управления накопителями на подвижном юсителе. Тез. докл. НЭИС, Новосибирск, 1976.

83. Суровягина Л.А. Многофункциональная БИС для управления периферийным оборудованием. Тез. докл. в сб.: "Автоматизация проектирования средств ВТ и перспективы применения микропроцессоров", Минск, :978, с. 59-60.

84. Суровягина Л. А., Тимофеев А.0. Проектирование устройства 'правления накопителями на модулях многофункциональной регулярной зычислитамьной систеш. Известия ЛЭТИ, Выпуск 258,Л., 1979. с.18-24

85. Суровягина Л.А., Тимофеев А.О. Формализованное описание устройства управления внешними запоминающими устройствами. Тюмень, Гюменский индустриальный институт, 1983. - с. 63.(Рукопись деп. в ЦНЖГЭИ приборостроения В 2301пр-Д83 от 15.12.83.г.)

86. Теория и методы автоматизации и проектирования вычислительных систем. /Под ред. Брекера М. М.: Мир, 1977. с. II3-II9.

87. Тимофеев А.О., Суровягина Л.А. К выбору языка для формального описания модуля процессора с регулярной структурой. В сб.: "Однородные вычислительные и интегрирующие структуры". Выпуск IX. Таганрог, IS78. с. 74-77.

88. Устройство A3II-4/3,4,5,6, Северодонецк, 1975.

89. Устройство A328I. Кн: Г43.057.006.Т0. ЧЛ; Г43.057.006.31; Г43.057.006.Д.

90. Устройство А3283. Г43.057.014.Т0.

91. Устройство A3I8I. Кн.: Г43.057.005.Т0. ЧЛ; .T43.U57.005.3I ; Г43.057.00 5.Д.

92. Устройство внешней памяти A3II6. Техническое описание. Киев, 1977.

93. Устройство управления накопителем на гибком магнитном диске. Техническое описание. Киев, НИШ ВУМ, 1978.

94. Устройство А322-2. Кн.: 3.060. 031.РЭ1., 3.060.031.РЭ.

95. Устройство A3II-3. Кн.: 3.060.029.РЗ; 3.060.029.РЭ1. 1972, Северодонецк.

96. Устройство ЕС-5551. Кн.: ТО.ШЗ.057.069. ЧЛ; ТО. ШЯЗ,057. 066.Д. 4.2; ШЯЗ. 057 . 066. Д. Альбом 3.

97. Устройство ЕС-55Г1. Кн.: ТО. EI3.057.020.501; ТО. КГ3.057. 020.502; ТО. EI3. 057. 020. 503. 102.Устройство ЕС-55Г7.

98. Устройство ЕС-5568. Кн.: ШЯ3.057.088.Т0; ШЯ3.057.088.Д.

99. Устройство ЕС-5525. Кн.: 03.1ФЗ.057.023.ТО. ЧЛ; ОЗЛФЗДО 023.Т02. 4.2; 03 .I$3.Ü57.023.T03. 4.4.

100. Флор ее А. Организация вычислительных машин. М.: Мир, 1972. - 428 с.

101. Флорес А. Внешние устройства ЭВМ. М.: Мир, IS77. - 550 с.

102. Хассон С. Микропрограммное управление. Вып. 1,2. М.: Мир, 1973.

103. Хигман Б. Сравнительное изучение языков программирования.- М.: Мир, 1974. 204 с.109* Чирков М.К., Шауман A.M. Основы функциональной структуры вычислительных машин. JI.: Издательство ЛГУ. 1974. - 268 с.

104. ПО. Чу Я. Организация ЭВМ и программирование. М.: Мир, 1975.- 592 с.

105. Шива С.Г. Языки описания аппаратуры,Эвм. ТИКЗР, Лз 12, 1979. с.27-39.

106. Шолмов Л.А. Основы теории дискретных логических и вычислит ельных устройств. М.: Назгка, 1980.

107. Якимов А.Я. üó одном методе перехода от алгоритма решения задачи к структурной схеме операционного устройства СЦВМ, его реализующего. В кн.: Информационно-управляющие системы. Чебоксары, 1969. с.34-39.

108. Якубайтис Э.А. Синтез синхронных конечных автоматов. Рига, Зинатне, 1970. - 323 с.

109. Якубайтис Э.А. Синтез структуры программируемой логическойматрицы. Автоматика и вычислительная техника, J6 14, 1976. с. 1-6. ¡ib. Unwndung Seim I EC-6US Elektronik ,fieft 2,7 7, mi f.55-~5g.

110. Hl Dante? ß. fin overview of moj.or minicomputer peripherals. A/t -\EM74 Ree. Part2 : fTfCnL and micro Comput. -t9M,ib. pM-53.

111. US Ftynn I\ Porier. FHicroproprammoßFe periphere?? controf&rr 45313b, pot. U5ft,

112. Heneqfan ti.,otñer. ControfUnit. //377 H ib. patUSA.

113. G-oorAD, lían P.O. Gordon B.C. ft control unit foraDfC PDP-S> zomputer and burroughs dtsi. IEEE trans. Computer, /<f //, mZp.Wt-40lit.21 hnson C. T. rfieI&M3$50 a moss storage system usctl &si characteristics Proc.lEEE, 61 ,№<!, 1975. -p.Hbb-Hio.

114. TominQgafij FujinorL BEElectronic Sn/Uchlnf System magnetic Dreem Controller design. Pewew fPeclricol Cornmi/nicotta? Labor-atones. k ¿ot 1972. -p. 6/3 -620.

115. UNI VAC H06 system. System description Sperri/ronol corpo--otion, №5. Printed ¿ISA.-Mp.

116. UNIVAC HOO series. Con/¿juration onolSoftWare. Bysper--y rancJ corporation, /975. Printed in USA .-<$p.

117. FarrW.lP. lr.t Controller -for rotailor? slorapz c/evice fiQvlny Pin&ed information organization, ft"3¿29¿3?,pvli/SA.